### PREPARATION REPORT LAB 3

# ADVANCED CPU ARCHITECTURE AND HARDWARE

# Simple RISC Multi-Cycle CPU design modeling

Tal Adoni – 319087300

Omri Aviram – 312192669

במעבדה זו היה עלינו לממש מעבד מולטי-סייקל אשר מכיל שני רכיבים עיקריים.
הרכיב הראשון הינו רכיב ה-Control שמהווה ייהמוחיי של המעבד ולאחר אתחול התוכנית עייי
TestBench מתאים, זיכרון בצורת טקסט (DTCM) וקובץ פקודות (ITCM) נקבל כי בעזרת
אותות Control המתקבלים מה-Control אל הרכיב השני, ה-DataPath שבו קיימים הרכיבים
המתאימים ובאמצעותם מתבצעת הפונקציונליות הנדרשת, ניתן לבצע תכנית assembly שלוב שני הרכיבים האלה בהינתן כי ההוראות הן הוראות שהמעבד מכיר.



Figure 1: Overall DUT structure

הפקודות אותן היה עלינו לבצע הן:

| Instruction<br>Format | Decimal<br>value | OPC  | Instruction          | Explanation                                                  | N | Z | С |
|-----------------------|------------------|------|----------------------|--------------------------------------------------------------|---|---|---|
|                       |                  |      |                      | Divol - Divol                                                | * | * | * |
| R-Type                | 0                | 0000 | add ra,rb,rc         | R[ra]<=R[rb]+R[rc]<br>R[0]<=R[0]+R[0] (emulated instruction) | * | * | * |
|                       | 1                | 0001 | nop<br>sub ra,rb,rc  | R[ra]<=R[rb]-R[rc]                                           | * | * | * |
|                       | 2                |      | and ra,rb,rc         | R[ra]<=R[rb] and R[rc]                                       | * | * | _ |
|                       | 3                |      | or ra,rb,rc          | R[ra]<=R[rb] or R[rc]                                        | * | * | _ |
|                       | 4                |      | xor ra,rb,rc         | R[ra]<=R[rb] xor R[rc]                                       | * | * | _ |
|                       | 5                |      | unused               | Missi v Missi ver Missi                                      |   |   |   |
|                       | 6                |      | unused               |                                                              |   |   |   |
|                       | 7                | 0111 | jmp offset_addr      | PC<=PC+1+offset_addr                                         | - | - | - |
|                       | 8                | 1000 | jc /jhs offset_addr  | If(Cflag==1) PC<=PC+1+offset_addr                            | - | - | - |
| J-Type                | 9                | 1001 | jnc /jlo offset_addr | If(Cflag==0) PC<=PC+1+offset_addr                            | - | - | - |
|                       | 10               | 1010 | unused               |                                                              |   |   |   |
|                       | 11               | 1011 | unused               |                                                              |   |   |   |
| I-Type                | 12               | 1100 | mov ra,imm           | R[ra]<=imm                                                   | - | - | - |
|                       | 13               | 1101 | ld ra,imm(rb)        | R[ra] <= M[imm+R[rb]]                                        | - | - | - |
|                       | 14               | 1110 | st ra,imm(rb)        | $M[imm+R[rb]] \le R[ra]$                                     | - | - | - |
| Special               | 15               | 1111 | done                 | Signals the TB to read the DTCM content                      | - | - | - |

 $\underline{\text{Note}} \colon {}^{\textstyle \star}$  The status flag bit is affected , - The status flag bit is not affected

כאשר הפקודות שהינן unused הן פקודות אשר יינתנו לנו במהלך מטלת זמן-אמת.

כפי שציינו קודם, יחי Control משמשת כמוח של המערכת והיא זו ששולחת את אותות הבקרה לצורך ביצוע הפעולה. יחידה זו מקבלת מסי אותות כפי שניתן לראות באיור המצורף. אותות ה-TB הן אותות כניסה של rst, ena, clk אשר בעזרתן אנו קובעים מתי לאפס את המערכת, מתי להפסיק את פעולת ה-Control ומהו תזמון השעון (מתי מתקבלת עליית שעון שלפיה כל המערכת עובדת) ובנוסף ישנו אות מוצא – done אשר מתריע מתי אנו סיימנו את פעילות התכנית.

אותות נוספים הם אותות ה-Control וה-Status כאשר אותות ה-Status הם אותות כניסה מתקבלים מ-Control מהי הפקודה שעליו לבצע המתקבלים מ-OPC decoder והן אלו שמעדכנות את יחי ה-Control מהי הפקודה שעליו לבצע את כעת ובהתאם לפקודה שנקבל ב-Control הוא משתמש באותות המוצא ממנו כדי לבצע את הפעולה כפי שהסברנו קודם.

\*\*נציין כי לאחר עדכון נוספו עוד 3 אותות בקרה שמגיעים מה-control לצורך שליטה על \*\*משמשים להכנסת כתובות ל-Data Memory נוסף שבעזרתו קובעים כתובת קריאה/כתיבה מ-RF

## Control Unit

Signals Legend: Control, Status, Data to/from Test bench



בתוך יחידת ה-Control בקוד שלנו ניתן לראות את כלל שלבי ביצוע פקודות, בדומה לאופן שלמדנו בקורס מבוא למחשבים שבקורס ראינו מהם אותות הבקרה שאותם היה צריך לשלוח כדי לבצע פקודה.

אופן ביצוע הפעולות התנהל כך:

תחילה המעי מתחילה במצב של Reset, כך שכל האותות מאופסים והאותות הם unaffected מלבד הצורך שלנו להתקדם להוראה הבאה לצורך ביצוע התכנית (תחילה אנו מתאחלים את מלבד הצורך שלנו להתקדם להוראה מקדמים את הכתובת ב-1).

לאחר מכן אנו עוברים ל-Decode שבשלב זה כבר התקבלה סוג ההוראה מתוך ה-Decode, לאחר מכן אנו עוברים ל-Decode לפי הפקודה שהתקבלה, שהרי אופן הביצוע משתנה לפי סוג Decode לכן אנו מתחילים בביצוע Decode לפי הפקודה שהתקבלה, שהרי אופן הביצוע משתנה לפי סוג I-Type הפקודות R-Type ופקודות עצמה, כך שלמשל כלל פקודות Pept נבדלות באותות יחידים וכמעט כל התכנית זהה, זאת לעומת הפקודות שהיכים להפעיל. לוקחות כמות מחזורים שונה ומאוד שונים מבחינת האותות אותם אנו צריכים להפעיל. כאן התחלנו בפיצול הפקודות, זאת מכיוון שפקודות שקודות ופקודת Mov מסתיימות לאחר 2 באופן נפרד עבור R-Type ופקודות ממשיכות לשלבי Execute

|    | 15    | R-Type |       |       |
|----|-------|--------|-------|-------|
| IR | OPC   | ra     | rb    | rc    |
|    | 4-bit | 4-bit  | 4-bit | 4-bit |

|    | 15    | J-T   | ype         | 0 |   |
|----|-------|-------|-------------|---|---|
| IR | OPC   | 0000  | offset_addr |   | I |
|    | 4-bit | 4-bit | 8-bit       |   |   |



|    | 15    |       | 0     |   |
|----|-------|-------|-------|---|
| IR | OPC   | ra    | imm   | l |
|    | 4-bit | 4-bit | 8-bit |   |

חרכיב ממבוא מכירים ממבוא DataPath שבה יחי ה-Decoder, PM(Program Memory), DM(Data Memory), IR, PC, RF, ALU – למחשבים למחשבים (RF, DM, PM) התקבלו במטלה.

בכל המודולים שהיה עלינו לממש התחלנו ראשית מבנייתם בהתאם לדרישות המטלה, ביצוע TB נפרד בכדי לוודא את נכונות הרכיב ותפקוד בהתאם למה שאנו מצפים ורק לאחר מכן התקדמות לרכיב הבא.

לאחר סיום כל המודולים בכדי לוודא כי בנינו וחיברנו את הרכיבים כראוי, תחילה ביצענו חיבור בין שני רכיבים בלבד, ה-PC וה-PM ובנינו TB מתאים אשר בודק האם המוצא שאנו מקבלים בין שני רכיבים בלבד, לאחר מכן הוספנו את ה-IR והרחבנו את ה-TB, לאחר מכן הוספנו את ה-Decoder ואת הציפיות, לאחר מכן הוספנו את ה-IR והרחבנו את בין לאחר מכן למצב בו כלל המודולים מחוברים למערכת יחד עם Bidirpin, קביעת שני וכך המשכנו עד שהגענו למצב בו כלל המודולים מחוברים למערכת ייד עד שהגענו למצב בו כלל המודולים מחוברים למערכת מידע (BUS-A, BUS-B), הכנסת מידע ע"י מדרת בקרה מה-TB שיתפקד בתור Control בהתאם לפקודה הבאה שמתקבלת.

מהצורה (BUS-A, BUS-B) נציין כי ארכיטקטורת המעבד היא של שימוש בשני קווי מידע המעבד המעבד הבארה הבאה:



זאת בדומה לארכיטקטורת 2-BUS שאותה למדנו בקורס מבוא למחשבים ששם למדנו כיצד פועלים מעגלים מסוג זה. כעת נציג את מימוש הקוד שלנו בעזרת הסיגנלים שקיבלנו בתכנית בעת הרצת ה-ModelSim. בתור TestBench אשר מבצע Swap למערך בגודל 3 והדבר נעשה ב-TestBench של בתור Datapath, Top ועבור ה-control אנו מבצעים בדיקה מה המוצאים עבור כל אחת מהפקודות לפי הסדר ב-TB של ה-Control.

#### : Control



כפי שניתן לראות ראשית התחלנו מכניסת rst למשך התחלנו בפעולות מסוג ראשית לראות לראות לראות מסוג וונבדלות מסוג אד ורק אביתו האופן ( $Fetch \rightarrow Decode \rightarrow Execute1\_R$ ) ונבדלות אך ורק בפעולה שמבצע ה-A-B בין כניסות בעולה שמבצע ה-ALU

למשל כפי שניתן לראות ב-Add ניתן לראות כי אנחנו במחזור האחרון של פעולת שבור למשל כפי שניתן לראות ב-ALUFN=0000 ניתן לראות כי ה-ALUFC שזהו ה-ALUFC אשר משמש לחיבור בתבצע חיבור ב-ALUFC אנו מכניסים את הערך החדש ל-RF לרגיסטר RF עייי RF עייי מפריסים את הערך החדש ל-RF בעזרת RF ובמקביל אנחנו קוראים מ-RF בעזרת RF בעזרת RF בעזרת ובמקביל אנחנו מסיימים פעולה אנו מבצעים RF



כעת אנו מתקדמים לפקודות  $J ext{-}Type$  ופקודות ופקודות למשך  $J ext{-}Type$  מתקיימות למשך 2 מחזורים ונבדלות בבדיקה האם התקבל במחזור האחרון.



1900 ns אנו בזמן mov אנו של סיום של פעולת אנו לפעולות I-Type הגענו לפעולות ה-Type אנו הגענו הגענו לפעולות האנו הבימן הכנסה לתוך אנו אנו רבישענו רבישענו אנו הכנסה לתוך אניסטר ביומה לקודם הכנסו לרגיסטר אניסטר אניסטר אניסטר דו אניסטר לרגיסטר לרגיסטר אניסטר אניסטר אניסטר אניסטר לרגיסטר אניסטר איטטר אניסטר אניסטר אניסטר איטטר איטטר

ה- בקודת האחרון בפקודת בצעים PCin=1 במחזור האחרון בפקודת ה- משום שאנו מסיימים פעולה אנו מבצעים MOV

#### : *Top*

לצורך מעקב יותר נוח אחר גלי ה-Top וה-DataPath ביצענו קיבוץ לגלים לפי רכיב. בקוד של ה-Swap התחלנו מהעברת מידע לתוך הרגיסטרים בעזרת פקודת MOV כפי שניתן לראות בתמונה.

ביצוע הפקודה מבחינת קווי בקרה זהה ל-*Control* כפי שראינו בתמונות למעלה אך כעת נראה : DataPath ביצד קווי הבקרה משפיעים על זרימת המידע



בתמונה ניתן לראות כי תחילה אנו מתחילים מ-rst ולאחר מכן עוברים לאיתחול המערכת, זאת עייי קריאת הזיכרון וקריאת ההוראות בעזרת PM ו-DM ורק לאחר מכן עוברים ל-Fetch היכן ש-TBactive יורד ל-0, ששם שמנו את המצביע ולאחר מחזור שעון אנו מקבלים כי הפקודה הינה MOV ומתבצעת 4 פעמים ולכן לוקח 8 מחזורי שעון עד לירידת קו ה-MOV.

במקום המתאים ולכן אל ה-RF אל ה-RF במקום המתאים ולכן בדומה לקווים שראינו קודם אנחנו נכניס את ערכי ה-RF התעדכנו הערכים בהתאם :



בתוך הקוד אנו מבצעים לולאה שרק לאחר ביצוע חיסור וקבלת carry אנחנו מסיימים, אחרת אנו בתוך הקוד אנו מבצעים לולאה כפי שרואים בתמונה שלא התקבל Carry :



ניתן לראות בתמונה כי בעת ביצוע חיסור לא מתקבל C\_last\_instruction ניתן לראות בתמונה כי בעת ביצוע חיסור לא מתקבל PC שלנו ולאחר JNC שלנו ולאחר חוזרים חזרה בקוד, אנו רואים זאת בפתיחת ה-PC תוך הכנסת ה-bd שוב פעם אשר נמצאת בשורה 05 לאחר שהיינו לפני בשורה ld חוזרים לפעולת

#### : שלנו מכיל Data Memory שלנו מכיל מכיל מרואים כי



#### ובסיום ביצוע הפעולות קיבלנו כי הזיכרון הוא:



כלומר הקוד אכן עבד וביצע SWAP וכתב אותו בזיכרון כמבוקש.

#### : DataPath

בדומה ל-Top אנו מבצעים את אותו הקוד אך כעת רק על יחידת ה-DataPath ולכן נצפה לראות התנהגות דומה.

ואורך הפקודה זהה MOV כי אנחנו שוב מכניסים ערכים אל ה-RF ואורך הפקודה זהה MOV, אך נציין כי לצורך ביצוע הפעולה כתבנו ידנית את רצף הפקודות והדבר לא למה שהיה ב-top, אך נציין כי לצורך ביצוע הפעלת ה-top, זאת משום שכעת אין לנו "מוח" שמבצע נעשה באופן "אוטומטי" כפי שקרה בעת הפעלת ה-top, זאת משום שכעת אין לנו "מוח" שמבצע את הפעולות ולכן הכל נעשה מתוך ה-Testbench.

למשל בתמונה המצורפת רואים כי בנקי המסומנת לאחר סיום הפקודה 0xC205 אנו מתבצע MOV של 5 ל-205.

בנוסף אנו רואים כי בתחילת הקוד המידע שנטען אל הזיכרון זהה למה שנטען קודם וכך גם הזיכרון בסיום הפעולות, הדבר מעיד על כך שריצת ה-TestBench עברה באופן תקין וכנדרש.

#### בתחלה:



סיום כך שניתן לראות גם את פקודת ה-Done שבה אנו כותבים לקובץ טקסט עם מידע מעודכן בסוף התכנית:



בעת ביצוע פעולת DataPath בעת ביצוע פעולת לראות את הפעילות ב-ביצוע ביצוע פעולת



ולכן התקבל Mem[R[r1]+0] אייי שמיוצג עייי די הערך הערך הערך הערך די וולכן הערך פיתן לראות כי נרשם לנו לתוך 27 הערך 20.

העבודה הייתה מאוד מעניינת ושמחנו לראות כיצד לממש כלים ממסי קורסים בעבודה אחת!